جزئیات محصول:
|
پهنای باند: | 160 مگاهرتز | محدوده فرکانس: | 10 مگاهرتز - 6 گیگاهرتز |
---|---|---|---|
FPGA: | XC7K410T | تخته های دختر: | UBX-LW 160MHZ |
ذخیره سازی داده ها: | 1 گیگابایت DDR3 | رابط: | پورت 1/10 گیگابیت، PCIE |
برجسته: | Embedded SDR USRP 2954,2954 با کارایی بالا Embedded SDR, کارایی بالا Embedded SDR 2954,2954 high performance Embedded SDR,high performance Embedded SDR 2954 |
USRP-LW 2954 یک پلت فرم رادیویی (SDR) با کارایی بالا و مقیاس پذیر برای طراحی و استقرار سیستم های ارتباطی بی سیم نسل بعدی است.این شامل یک برد USRP-LW X310 و دو برد دختر UBX-LW RF 160MHz است.
معماری سخت افزاری USRP-LW 2954 دو اسلات برد دختر با پهنای باند افزایش یافته را با پهنای باند تا 160M از 10MHz تا 6GHz ترکیب می کند.و دارای چندین رابط پرسرعت برای انتخاب (PCIe، درگاه های اترنت گیگابیتی/10 گیگابیتی)، و همچنین یک FPGA غنی از منابع و قابل برنامه ریزی توسط کاربر Kintex-7 FPGA است.علاوه بر این، USRP-LW 2954 از یک درایور UHD کراس پلتفرم منبع باز، با تعداد زیادی چارچوب توسعه، معماری های مرجع سازگار و پروژه های منبع باز استفاده می کند.
به عنوان هسته پردازش دیجیتال USRP-LW 2954، XC7K410T FPGA اتصال با سرعت بالا را بین تمام اجزای اصلی فراهم می کند.شامل قسمت جلویی RF، رابط میزبان و حافظه DDR3 است.FPGA پیشفرض همه UHD ها را برای کنترل تبدیل پایین دیجیتال و تبدیل دیجیتال بالا، تنظیم فرکانس دقیق و برخی دیگر از بلوکهای عملکرد DSP فراهم میکند.کاربران می توانند از فضای خالی FPGA غنی از منابع Kintex-7، به علاوه چارچوب توسعه RFNoC که توسط USRP پشتیبانی می شود، برای توسعه و پیاده سازی ماژول های پردازش DSP خود استفاده کنند.
USRP-LW 2954 انواع رابط های پرسرعت را برای انتخاب ارائه می دهد.در پنل دستگاه، پورت گیگابیتی اترنت یکی از ساده ترین و پرکاربردترین راه های اتصال است.برای کاربردهایی با پهنای باند زیاد و تأخیر کم، مانند مطالعات PHY/MAC، USRP-LW 2954 یک رابط باس کارآمد PCIe x4 برای این عملیات قطعی ارائه میکند.هنگامی که برنامه از ضبط شبکه یا پردازش چند نود استفاده می کند، پورت 10 گیگابیتی بهترین انتخاب است.
USRP-LW 2954 شامل بسیاری از ویژگی های اضافی است که به برخی دیگر از برنامه های بی سیم کمک می کند.به عنوان مثال، در طراحی FPGA، 1 گیگابایت DDR3 روی مادربرد می تواند به عنوان بافر داده و ذخیره سازی داده ها استفاده شود.GPSDO داخلی هنگام همگام سازی با سیستم GPS با تاخیر همگام سازی کمتر از 50 ثانیه، مرجع فرکانس با دقت بالا را ارائه می دهد.به کاربر اجازه می دهد تا اجزای خارجی مانند تقویت کننده ها و سوئیچ ها را از طریق رابط GPIO کنترل کند، از ورودی هایی مانند محرک های رویداد پشتیبانی کند و سیگنال های اشکال زدایی را مشاهده کند.USRP-LW 2954 همچنین شامل یک آداپتور داخلی JTAG است که به توسعه دهندگان این امکان را می دهد تا تصاویر جدید FPGA را به راحتی بارگیری و اشکال زدایی کنند.
تماس با شخص: Mr. Chen
تلفن: 18062514745